数电课程设计报告金陵科技学院.doc

上传人:精*** 文档编号:851791 上传时间:2023-09-16 格式:DOC 页数:17 大小:358KB
下载 相关 举报
数电课程设计报告金陵科技学院.doc_第1页
第1页 / 共17页
数电课程设计报告金陵科技学院.doc_第2页
第2页 / 共17页
数电课程设计报告金陵科技学院.doc_第3页
第3页 / 共17页
数电课程设计报告金陵科技学院.doc_第4页
第4页 / 共17页
数电课程设计报告金陵科技学院.doc_第5页
第5页 / 共17页
点击查看更多>>
资源描述

1、课题二 数字抢答器设计一、 设计要求1. 数字抢答器应具有数码锁存、显示功能,抢答组数分为八组,即序号0、1、2、3、4、5、6、7,优先抢答者按动本组开关,组号立即锁存到LED显示器上,同时封锁其它组号。2. 系统设置外部清除键,按动清除键,LED显示器自动清零灭灯。3. 数字抢答器定时为30秒,启动起始键后,要求:30秒定时器开始工作;蜂鸣器要短暂报警;发光二极管亮灯。4. 抢答者在30秒内抢答,抢答有效,终止定时;30秒定时到,无抢答者本次抢答无效,系统短暂报警,发光二极管灭灯。二、 总体参考方案它包括定时电路、门控电路、译码显示电路、8线-3线优先编码器、RS锁存器和报警电路等六个部分

2、组成。其中定时电路、门控电路、译码显示电路及8线-3线优先编码器三部分的时序配合尤为重要,当启动外部操作开关(起始键)时,定时器开始工作,同时打开门控电路,输出有效,8线-3线优先编码器等待数据输入,在定时时间内,优先按动开关的组号立即被锁存到LED显示器上,与此同时,门控电路输出无效,8线-3线优先编码器禁止工作;若定时到而无抢答者,定时电路立即关闭门控电路,输出无效,封锁8线-3线优先编码器,同时发出短暂报警信号。三抢答电路此部分电路主要完成的功能是实现8路选手抢答并进行锁存。使用优先编码器 74LS148 和D锁存器 7474 来完成。该电路主要完成两个功能:一是分辨出选手按键的先后,并

3、锁存优先抢答者的编号,同时译码显示电路显示编号(显示电路采用七段数字数码显示管);二是禁止其他选手按键,其按键操作无效。工作过程:开关space 悬空时,数码管断路,选手不能抢答,当space接地时数码管灭0,编码器4532的GS引脚输出0到译码器4511的全灭端使其有效。此时处于准备抢答阶段。当有选手按下时,GS输出1 BT非端无效,则译码器显示该选手号码,同时GS接一个反相器到4532使能端使其无效,其他选手抢答无效。图2 抢答模块原理图1.74LS148编码器功能表如下:表1 优先编码器74LS148功能表74LS148的输入端和输出端低电平有效。是输入信号,为三位二进制编码输出信号,1

4、时,编码器禁止编码,当0时,允许编码。是技能输出端,只有在0,而均无编码输入信号时为0。为优先编码输出端,在0而的其中之一有信号时,0。各输入端的优先顺序为:级别最高,级别最低。如果0(有信号),则其它输入端即使有输入信号,均不起作用,此时输出只按编码,000。优先编码被广泛用于计算机控制系统中,当有多个外设申请中断时,优先编码器总是给优先级别高的设备先编码。2.4511译码器功能CD4511是一个用于驱动共阴极LED(数码管)显示器的BCD码七段码译码器,特点:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。CD4511是一片CMO

5、SBCD锁存/7段译码/驱动器,引脚排列如图2所示。其中abcd为BCD码输入,a为最低位。LT为灯测试端,加高电平时,显示器正常显示,加低电平时,显示器一直显示数码“8”,各笔段都被点亮,以检查显示器是否有故障。BI为消隐功能端,低电平时使所有笔段均消隐,正常显示时,B1端应加高电平。另外CD4511有拒绝伪码的特点,当输入数据越过十进制数9(1001)时,显示字形也自行消隐。LE是锁存控制端,高电平时锁存,低电平时传输数据。ag是7段输出,可驱动共阴LED数码管。另外,CD4511显示数“6”时,a段消隐;显示数“9”时,d段消隐,所以显示6、9这两个数时,字形不太美观图3是CD4511和

6、CD4518配合而成一位计数显示电路,若要多位计数,只需将计数器级联,每级输出接一只CD4511和LED数码管即可。所谓共阴LED数码管是指7段LED的阴极是连在一起的,在应用中应接地。限流电阻要根据电源电压来选取,电源电压5V时可使用300的限流电阻。3.2 30秒倒计时电路 1. 由节目主持人根设定一次抢答的时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。可预置时间的电路选用十进制同步加减计数器74LS192进行设计,具体电路原理图如下:该部分主要由时钟脉冲产生电路,十进制同步加减计数器74LS192 减法计数电路、4511 译码电路和 2 个 7 段数码管即相关

7、电路组成。完成的功能是当主持人按下开始抢答按钮后,进行30s倒计时,到0s时倒计时指示灯亮。当有人抢答时,计时停止。两块74LS192 实现减法计数,通过译码电路 4511 显示到数码管上,其时钟信号由时钟产生电路提供。74LS192 的预置数控制端实现预置数30s,计数器的时钟脉冲由秒脉冲电路提供。按键弹起后,计数器开始减法计数工作,并将时间显示在共阴极七段数码显示管上,当有人抢答时,停止计数并显示此时的倒计时时间;如果没有人抢答,且倒计时时间到时,输出低电平到时序控制电路,以后选手抢答无效。图4 30秒倒计时电路4511 的1276引脚接受来自74LS192的输出信号并把它译码 显示在数码

8、管上。74LS192的9101115引脚完成时间设定功能本设计要求定时30秒,所以把左边的芯片的115引脚接高电位期于的全接低位使的初始时间设定为30秒。工作过程为:抢答开始前74LS192的置数端为低电位处于初始状态数码管显示为305引脚接高电位。抢答开始后秒脉冲冲推动右边的芯片开始倒记时同时右边芯片产生的信号做为左边芯片的CP信号推动左边的芯片倒记时完成十进制的倒记时功能。当有人抢答后1Q的输出为1经过非门后变为0通过与门屏蔽了秒信号停止记时完成显示抢答时间的功能。当记到了30秒时左边的芯片产生的定时到信号输出为低电位也屏蔽了秒信号使得数码管显示为00。2. 74LS192是双时钟方式的十

9、进制可逆计数器。表5 74LS192的功能表 输入 输出MRP3P2P1P0Q3Q2Q1Q01000000DCBADCBA011 加计数011 减计数图6(A)引脚排列 (B) 逻辑符号图中:为置数端,为加计数端,为减计数端,为非同步进位输出端,为非同步借位输出端,P0、P1、P2、P3为计数器输入端,为清除端,Q0、Q1、Q2、Q3为数据输出端。CPU为加计数时钟输入端,CPD为减计数时钟输入端。LD为预置输入控制端,异步预置。CR为复位输入端,高电平有效,异步清除。CO为进位输出:1001状态后负脉冲输出,BO为借位输出:0000状态后负脉冲输出。3.3报警电路1.由555定时器和三极管构

10、成的报警电路如图6所示:三号脚波形1). 555定时器集成555定时器是一种将模拟功能与逻辑功能巧妙结合在一起的数字、模拟混合型的中规模集成电路。555集成电路内部一共集成了21个晶体管、4个晶体二极管和16个电阻器,组成了两个电压比较器、一个基本R-S触发器、一个放电晶体三极管和一个由3个全等电阻组成的分压器。图9 555定时器内部方框图(2).555定时器构成的多谐振荡器多谐振荡器是能产生矩形波的一种自激振荡器电路,由于矩形波中除基波外还含有丰富的高次谐波,故 称为多谐振荡器。多谐振荡器没有稳态,只有两个暂稳态,在自身因素的作用下,电路就在两个暂稳态之 间来回转换,故又称它为无稳态电路。由

11、555定时器和外接元件R1、R2、C构成多谐振荡器,脚2与脚6直接相连。电路没有稳态,仅存在两个暂稳态,电路亦不需要外接触发信号,利用电源通过R1、R2向C充电,以及C通过R2向放电端放电,使电路产生振荡。电容C在和之间充电和放电,从而在输出端得到一系列的矩形波。由555构成多谐振荡器电路如图所示:图10 555构成多谐振荡器 图11 多谐振荡器的波形图多谐振荡器的工作原理:多谐振荡器是能产生矩形波的一种自激振荡器电路,由于矩形波中除基波外还含有丰富的高次谐波,故 称为多谐振荡器。多谐振荡器没有稳态,只有两个暂稳态,在自身因素的作用下,电路就在两个暂稳态之 间来回转换,故又称它为无稳态电路。由

12、555定时器构成的多谐振荡器如图1所示,R1,R2和C是外接定时元件,电路中将高电平触发端(6脚) 和低电平触发端(2脚)并接后接到R2和C的连接处,将放电端(7脚)接到R1,R2的连接处。外部元件的稳定性决定了多谐振荡器的稳定性,555定时器配以少量的元件即可获得较高精度的振荡频率和具有较强的功率输出能力。由于接通电源瞬间,电容C来不及充电,电容器两端电压uc为低电平,小于(1/3)Vcc,故高电平触发 端与低电平触发端均为低电平,输出uo为高电平,放电管VT截止。这时,电源经R1,R2对电容C充电,使 电压uc按指数规律上升,当uc上升到(2/3)Vcc时,输出uo为低电平,放电管VT导通

13、,把uc从(1/3)Vcc 上升到(2/3)Vcc这段时间内电路的状态称为第一暂稳态,其维持时间TPH的长短与电容的充电时间有关 。充电时间常数T充=(R1R2)C。由于放电管VT导通,电容C通过电阻R2和放电管放电,电路进人第二暂稳态.其维持时间TPL的长短与电 容的放电时间有关,放电时间常数T放R2C0随着C的放电,uc下降,当uc下降到(1/3)Vcc时,输出uo。 为高电平,放电管VT截止,Vcc再次对电容c充电,电路又翻转到第一暂稳态。不难理解,接通电源后,电 路就在两个暂稳态之间来回翻转,则输出可得矩形波。电路一旦起振后,uc电压总是在(1/32/3)Vcc 之间变化。图1(b)所

14、示为工作波形。二、 抢答器的总电路三、 设计心得在整个电路的设计过程中,花费时间最多的是各个单元电路的连接及电路的细节设计上,在多种方案的选择中,我们仔细比较分析其原理以及可行的原因,最后还是在通多次对电路的改进,上机仿真以及接线调试,终于使整个电路可稳定工作。设计过程中,我深刻的体会到在设计过程中,需要反复实践,其过程很可能相当烦琐,有时花很长时间设计出来的电路还是需要重做,那时心中未免有点灰心,有时还特别想放弃,此时更加需要静下心,查找原因。设计思路是最重要的,只要你的设计思路是成功的,那你的设计已经成功了一半。因此我们应该在设计前做好充分的准备,像查找详细的资料,为我们设计的成功打下坚实

15、的基础。 设计单元电路阶段,这个阶段可以说是考察数电书本知识的阶段。所有的设计方法还有步骤在数电书上都有,而且还有例题。这个阶段遇到的主要问题就是以前的知识忘记不少,所以做设计的时候要常随手翻阅课本,等于是做了几道数电作业题。这个阶段的难度也不是很大,一般翻课本就可以找到答案并解决问题。 实验阶段可以说是这次设计中最重要的部分,因为以前的只是理论而不是真正的实体。所以说它是最重要的。实验阶段我们遇到的问题有:对软件不熟悉;对实验过程中信号的测量知识学习很少;因为各个模块是分开做而后又组装到一起的,所以兼容性不是很好(也就是不能融合为一个整体,部分工作能行但是接到一起就会出现问题);针对以上几个

16、问题我们作出了以下的“对策”:软件不熟悉,就借来参考书,一步一步的对着学,而且老师给的资料上也有软件的使用说明,所以随着接触的增加软件也就越来越熟悉,这方面的问题不是太难因为一边理论一边学习正好是学习的好方法,而且也学的特别快。制作过程是一个考验人耐心的过程,不能有丝毫的急躁,电路的焊接要一步一步来,焊点多,走线复杂。这又要我们要灵活处理,一边操作一边构思,在不影响试验的前提下加快进度。另外就是要熟练地掌握课本上的知识,这样才能对试验中出现的问题进行分析解决。这是应用课本知识的大好时机。总之,通过这次练习我有了很多收获。在摸索该如何设计电路使之实现所需功能的过程中,特别有趣,培养了我的设计思维,增强了动手能力。在改进电路的过程中,同学们共同探讨,最后的电路已经比初期设计有了很大提高。在让我体会到了设计电路的艰辛的同时,更让我体会到成功的喜悦和快乐。 元件报表 74LS04 174LS08 174LS02 4BUZZER 1BFS60 2LED 24511 34532 174LS192 27474 33输入4输入与门各一个BFS60 2555定时器 2电容电阻若干

展开阅读全文
相关资源
相关搜索
资源标签

当前位置:首页 > 技术资料 > 课程设计

版权声明:以上文章中所选用的图片及文字来源于网络以及用户投稿,由于未联系到知识产权人或未发现有关知识产权的登记,如有知识产权人并不愿意我们使用,如有侵权请立即联系:2622162128@qq.com ,我们立即下架或删除。

Copyright© 2022-2024 www.wodocx.com ,All Rights Reserved |陕ICP备19002583号-1 

陕公网安备 61072602000132号     违法和不良信息举报:0916-4228922