1、Chapter 1 计算机系统概论一、单项选择题 (知识点:计算机系统简介)1、目前我们所说的个人台式商用机属于( D )。A巨型机 B中型机 C小型机 D微型机2、以真空管为主要器件的是( A )。A第一代计算机 B第二代计算机 C第三代计算机 D第四代计算机3、 对计算机软、硬件资源进行管理,是( A )的功能。A操作系统 B数据库管理系统 C语言处理程序 D用户程序4、企事业单位用计算机计算、管理职工工资,这属于计算机的( B )应用领域。难度:中 A科学计算 B数据处理 C过程控制 D辅助设计5、办公自动化是计算机的一种应用,按计算机应用分类,它属于( C )。难度:中A科学计算 B实
2、时控制 C数据处理 D辅助设计6、计算机软件系统可分为( D )。难度:中A程序和数据 B操作系统和语言处理系统 C程序、数据和文档 D系统软件和应用软件7、微型计算机的发展以( B )技术为标志。A操作系统 B微处理器 C硬盘 D软件8、完整的计算机系统应包括( D )。难度:中 A运算器、存储器、控制器 B外部设备和主机 C主机和实用程序 D硬件系统和软件系统9、计算机经历了从器件角度划分的四代发展历程,但从系统结构上来看,至今绝大多数计算机仍属于( D )型计算机。A实时处理 B智能化 C并行 D冯诺依曼10、1946年2月,在美国诞生了世界上第一台电子数字计算机,它的名字叫( C )。
3、AEDVAC BEDSAC CENIAC DUNIVAC-二、单项选择题 (知识点:现代计算机的体系结构)1、冯诺依曼机工作的基本方式的特点是( B )。A多指令流单数据流B按地址访问并顺序执行指令 C堆栈操作D存贮器按内容选择地址2、以下是关于冯诺依曼机中指令和数据表示形式的叙述,其中正确的是( C )。A指令和数据可以在形式上加以区分B指令以二进制形式存放,数据以十进制形式存放C指令和数据都以二进制形式存放D指令和数据都以十进制形式存放3、运算器的核心部件是( D )。难度:中A数据总线 B数据选择器 C累加寄存器 D算术逻辑运算部件4、存储器主要用来( D )。A存放程序 B存放数据 C
4、存放微程序 D存放程序和数据5、至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是( C )。难度:中A节约元件 B运算速度快 C物理器件性能决定 D信息处理方便6、目前大多数集成电路,所采用的基本材料为( A )。A单晶硅 B非晶硅 CCMOS D硫化镉7、下列是有关程序、指令和数据关系的描述,其中错误的是( C )。难度:难A一个程序由若干条指令和所处理的数据组成 B指令和数据形式上没有差别,都是一串0、1序列C指令和数据不能都放在同一个存储器中,必须分别存放在指令存储器和数据存储器中 D启动程序前指令和数据都存放在外存中,启动后才能装入内存8、以下关于冯诺依曼计算机工作方式的叙述
5、中,错误的是( B )。难度:难A计算机完成的所有任务都必须通过执行相应的程序来完成 B某任务用某语言(如C+)编好程序后,一旦被启动,则马上可调至主存直接执行C程序执行时,CPU根据指令地址自动按序到内存读取指令并执行 D冯诺依曼计算机工作方式为“存储程序”控制方式9、计算机硬件能直接执行的只能是( B )。A符号语言 B机器语言 C汇编语言 D机器语言和汇编语言10、下面是有关反映计算机中存储器容量的计量单位的描述,其中错误的是( D )。难度:难 A最小的计量单位是位,表示1位“0”或“1”,1字节为8位 B最基本的计量单位是字节,因而指令、数据和地址的长度都是8的倍数C主存储器的编址单
6、位一般是字节的倍数 D主存容量为1KB,其含义是主存储器中能存放1000字节的二进制信息三、简答题(知识点:现代计算机的体系结构)1、如何理解软、硬件之间的等价性?答:计算机的大部分功能既能由硬件完成,也能由软件完成,从逻辑上讲,两者是等效的。通常用硬件实现执行速度快、成本高、修改困难,而软件刚好相反,两者之间没有固定的界限。2、冯诺依曼计算机的特点是什么?答:计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成;指令和数据均用二进制表示;采用存储程序方式。Chapter 2 系统总线一、单项选择题 (知识点:总线连接方式 ) 1、从信息流的传输速度来看,( A )系统工作效率最低。
7、A单总线 B双总线 C三总线 D多总线2、计算机使用总线结构的主要优点是便于实现积木化,缺点是( D )。A提高总线传输速率 B地址信息、数据信息和控制信息不能同时出现C地址信息、数据信息不能同时出现 D两种信息源的代码在总线不能同时传送二、单项选择题(知识点:总线设计要素)1、同步控制是( C )。难度:中A只适用于CPU控制的方式 B只适用于外围设备控制的方式C由统一时序信号控制的方式 D所有指令执行时间都相同的方式2、同步传输之所以比异步传输具有较高的传输频率是因为同步传输( D )。A不需要应答信号 B总线长度较长C用一个公共时钟信号进行同步 D各部件存取时间较为接近3、在集中式总线仲
8、裁中( B )方式响应时间最快。A菊花链方式 B独立请求方式 C计数器定时查询方式 D定时方式4、在集中式总线仲裁中( A )方式对电路故障最敏感。A菊花链方式 B独立请求方式 C计数器定时查询方式 D定时方式5、在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则( B )。难度:中A设备号小的优先级高 B每个设备的优先级相同C设备号大的优先级高 D第一个设备号的优先级最高6、在计数器定时查询方式下,若计数从0开始,则( A )。难度:中A设备号小的优先级高 B每个设备的优先级相同C设备号大的优先级高 D第一个设备号的优先级最高7、在独立请求方式下,若有N个设备,则( B )。难度
9、:中A有一个总线请求信号和一个总线响应信号 B有N个总线请求信号和N个总线响应信号C有1个总线请求信号和N个总线响应信号 D有N个总线请求信号8、总线复用方式可以( C )。难度:中A提高总线的传输带宽 B提高总线的功能 C减少总线中信号线的数量 D增加总线中信号线的数量9、在同步定时通信中,一个总线周期的传输过程是( B )。难度:中A先传输数据,再传输地址 B先传输地址,再传输数据C只传输数据 D只传输地址10、总线的异步定时通信( A )。难度:中A不采用时钟信号,只采用握手信号 B既采用时钟信号,又采用握手信号C既不采用时钟信号,又不采用握手信号 D以上都不对三、简答题(知识点:总线设
10、计要素)1、常见的集中式总线控制有几种?各有何特点?难度:中答:常见的集中式总线控制有三种:链式查询、计数器定时查询、独立请求;特点:链式查询方式连线简单,易于扩充,对电路故障最敏感;计数器定时查询方式优先级设置较灵活,对故障不敏感,连线及控制过程较复杂;独立请求方式线路复杂、响应速度快。2、画出集中式仲裁链式查询示意图?难度:中答:3、画出集中式仲裁计数器定时查询示意图?难度:中答:4、画出集中式仲裁独立请求方式示意图?难度:中5、画出总线同步定时读操作的时序图?答: 6、画出总线同步定时写操作的时序图?答:四、简答题(知识点:总线的基本概念)1、一个32位的微处理器,有16位外部数据总线,
11、总线的时钟频率为40MHz,假定一个总线事物的最短周期是4个时钟周期。(1)问这个处理器的最大数据传输率是多少?(2)如果将外部数据总线的宽度扩展为32位,那么处理器的最大数据传输率是多少?(3)这种措施与加倍外部数据总线时钟频率的措施相比,那种更好? 答:(1)设一个总线周期能够传输数据量用D表示(D=2B),时钟周期为T1(T1=1/f),f为时钟频率40MHz,总线周期为T2(T2=4*T1),故处理器的最大数据传输率为:D/T2=D/4*f=2/4*40*106/s=20MB/s。(2)若采用32位外部总线,则处理器的最大数据传输率为40MB/s。(3)若倍频,从上述公式推导可看出两种
12、措施结果相同。2、一个32位的微处理器,有16位外部数据总线,总线的时钟频率为8MHz,假定一个总线事物的最短周期是4个时钟周期。(1)问这个处理器的最大数据传输率是多少?(2)如果将外部数据总线的宽度扩展为64位,那么处理器的最大数据传输率是多少?(3)分析那些因素影响总线带宽?答:(1)设一个总线周期能够传输数据量用D表示(D=2B),时钟周期为T1(T1=1/f),f为时钟频率8MHz,总线周期为T2(T2=4*T1),故处理器的最大数据传输率为:D/T2=D/4*f=2/4*8*106/s=4MB/s。(2)若采用64位外部总线,则处理器的最大数据传输率为16MB/s。(3)总线宽度、
13、传送距离、总线发送和接受电路工作频率以及数据传送方式。3、某总线在一个总线周期中并行传送4字节的数据,假设一个总线周期等于一个总线时钟周期,总线的时钟周期为33MHz。(1)问这总线的带宽是多少?(2)如果一个总线周期中并行传送64位数据,总线的时钟周期为66MHz,问这总线的带宽是多少?(3)分析那些因素影响总线带宽?答:(1)设一个总线周期能够传输数据量用D表示(D=4B),总线时钟周期为T1(T1=1/f),f为时钟频率33MHz,总线周期为T2(T2=1*T1),故总线的带宽为:D/T2=D*f=4*33*106/s=132MB/s。(2)若采用64位外部总线,则总线的带宽为:D/T2
14、=D*f=8*66*106/s=528MB/s。(3)总线宽度、传送距离、总线发送和接受电路工作频率以及数据传送方式。五、单项选择题(总线的基本概念)1、系统总线中地址线的作用是( C )。A用于选择主存单元 B用于选择进行信息传输的设备C用于选择主存单元和I/O设备接口电路地址 D用于传输主存物理地址和逻辑地址2、系统总线中控制线的功能是( A )。A提供主存、I/O接口设备的控制信号和响应信号 B提供数据信息C提供时序信号 D提供主存、I/O接口设备的响应信号3、描述当代流行总线基本概念中,正确的是( B )。A当代流行总线结构不是标准总线 B当代总线结构中,CPU和它私有的Cache一起
15、作为一个模块与总线连接C系统中只允许一个CPU模块 DISA总线不是标准总线4、PCI总线中描述基本概念不正确的是( C )。难度:难APCI总线是一个与处理器无关的高速外围设备 BPCI总线的基本传输机制是传送CPCI设备一定是主设备 D系统中只允许有一条PCI总线5、PCI总线是一个高带宽且与处理器无关的标准总线,下面描述中不正确的是( B )。难度:难A采用同步定时协议 B采用分布式仲裁策略 C具有自动配置能力 D适合低成本的小系统6、计算机使用总线结构的主要优点是便于实现积木化,同时( C )。A减少了信息传输量 B提高了信息传输的速度C减少了信息传输线的条数 D加重了CPU的工作量7
16、、描述PCI总线中基本概念不正确的句子是( C )。(知识点:PCI总线)难度:难 AHOST总线不仅连接主存,还可以连接多个CPU BPCI总线体系中有三种桥,它们都是PCI设备C从桥连接实现的PCI总线结构不允许许多条总线并行工作 D桥的作用可使所有的存取都按CPU的需要出现在总线上8、在( A )的微型计算机系统中,外设可和主存贮器单元统一编址,因此可以不使用I / O指令。知识点:总线连接方式 A单总线 B双总线 C三总线 D多总线Chapter 3 存储器一、单项选择题 (知识点:存储器概述)1、主(内)存用来存放( D )。A程序 B数据 C微程序 D程序和数据2、计算机的存储器采
17、用分级存储体系的目的是 ( D )。A便于读写数据 B减小机箱的体积C便于系统升级 D解决存储容量、价格与存取速度间的矛盾3、相联存储器是按( C )进行寻址的存储器。难度:中 A地址指定方式 B堆栈存取方式 C内容指定方式 D地址指定与堆栈存取方式结合4、下列存储器中,速度最慢的是( C )。A半导体存储器B光盘存储器C磁带存储器D硬盘存储器5、下列部件(设备)中,存取速度最快的是( B )。A光盘存储器BCPU的寄存器C软盘存储器D硬盘存储器6、常用的虚拟存储器由( A )两级存储器组成,其中辅存是大容量的磁表面存储器。A主存-辅存 B快存-主存 C快存-辅存 D通用寄存器-主存7、存储周
18、期是指( C )。A存储器的读出时间 B存储器的写入时间C存储器进行连续读和写操作所允许的最短时间间隔 D存储器进行连续写操作所允许的的最短时间间隔8、和外存储器相比,内存储器的特点是( C )。A容量大、速度快、成本低 B容量大、速度慢、成本高C容量小、速度快、成本高 D容量小、速度快、成本低9、某微型计算机系统,其操作系统保存在软盘上,其内存储器应采用( C )。难度:中ARAM BROM CRAM和ROM DCCD10、交叉存储器实质上是一个多模块存储器,它用( A )方式执行多个独立的读写操作。难度:中A流水 B资源重复 C顺序 D资源共享11、双端口存储器所以能进行高速读/写操作,是
19、因为采用( D )。难度:中A高速芯片 B新型器件 C流水技术 D两套相互独立的读写电路12、存储单元是指( B )。A存放1个二进制信息位的存储元 B存放1个机器字的所有存储元集合C存放1字节的所有存储元集合 D存放1字节的所有存储元集合二、单项选择题 (知识点:半导体只读存储器)1、EPROM是指( D )。难度:难 A读写存储器 B只读存储器 C闪存存储器 D光擦除可编程只读存储器2、PROM是指( D )。难度:难 A读写存储器B只读存储器C闪存存储器D一次性可编程只读存储器3、EEPROM是指( D )。难度:难 A读写存储器B只读存储器C闪存存储器D电可擦写可编程只读存储器三、单项
20、选择题(知识点:存储器与CPU连接)1、某一SRAM芯片,容量为16K1位,则其地址线有( A )。A14根 B16K根 C16根 D32根2、某SRAM芯片,其容量为1K8位,加上电源端和接地端后,该芯片的引出线的最少数目应为( D )。A23 B25 C50 D20 难度:中 3、某RAM芯片,其容量为2K16位,加上电源端、读写端和接地端后,该芯片的引出线的最少数目应为( D )。A23 B25 C50 D31 难度:中 4、某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址空间为( C )。A0-4MB B. 0-2MB C. 0-2M D. 0-4M四、单项选择题 (知识
21、点:高速缓冲存储器)1、在主存和CPU之间增加Cache的目的( C )。A扩大主存的容量 B增加CPU中通用寄存器的数量C解决CPU和主存之间的速度匹配 D代替CPU中的寄存器工作2、在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一快的位置上,则这种方法称为( A )。A全相联映射 B直接映射 C组相联映射 D混合映射3、下列因素下,与Cache的命中率无关的是( A )。A主存的存取时间 B块的大小 CCache的组织形式 DCache的容量4、下列说法不正确的是( B )。A. 每个程序的虚地址空间可以远大于实地址空间,也可以远小于实地址空间B多级存储体系由Ca
22、che、主存和虚拟存储器构成CCache和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理D当Cache没命中时,CPU可以直接访问内存,而外存与CPU之间则没有直接通道5、下列说法正确的是( C )。难度:中 A. 虚拟存储器技术提高了计算机的速度B若主存由两部分组成,容量分别为2m和2n,则主存地址共需要(n+m)位C闪存存储器是一种高密度、非易失性的读/写半导体存储器D闪存时间是指连续两次读操作所需间隔的最小时间6、下列说法正确的是( D )。难度:中 A. 多体交叉存储器主要解决扩充容量的问题BCache与主存统一编址,Cache的地址空间是主存地址空间的一部分C主存都是由易失性
23、的随机读/写存储器构成的DCache的功能全部由硬件实现五、简答题(高速缓冲存储器 )1、假设Cache 的工作速度是主存的5 倍,且Cache 被访问命中的概率为95%,则采用Cache 后,存储器性能提高了多少?答:设Cache 的存取周期为t,主存的存取周期为5t,则系统的平均访问时间为: ta = 0.95t+0.055t=1.2t,性能为原来的5t /1.2t = 4.17 倍,即提高了3.17 倍。2、假设Cache 的工作速度是主存的10 倍,且Cache 被访问命中的概率为90%,则采用Cache 后,存储器性能提高了多少?答:设Cache 的存取周期为t,主存的存取周期为10
24、t,则系统的平均访问时间为: ta = 0.90t+0.1010t=1.9t,性能为原来的10t /1.9t = 5.26 倍,即提高了4.26 倍。3、假设Cache 的工作速度是主存的5 倍,且Cache 被访问命中的概率为90%,则采用Cache 后,存储器性能是原来的多少倍?答:设Cache 的存取周期为t,主存的存取周期为5t,则系统的平均访问时间为:ta = 0.90t+0.105t=1.4t,性能为原来的5t /1.4t = 3.57 倍。六、简答题(知识点:存储器与CPU连接)1、设某存储器容量32字,字长64位,模块数m=4,分别采用顺序方式和交叉方式进行组织。存储周期T=2
25、00ns,数据总线宽度为64位,总线传输周期为T1=50ns。若连续读出4个字,问顺序存储器和交叉存储器的带宽各是多少(单位:Mb/s)?难度:中答:顺序和交叉存储器连续读出4个字的信息总量是:q=4*64=256b,时间:t1=4*200=800ns,t2=T+(m-1)T2=200+150=350ns,带宽分别为:W1=q/t1=256/(800*10-9)=320Mb/s,W2=q/t2=731Mb/s。2、设某存储器容量64字,字长32位,模块数m=4,分别采用顺序方式和交叉方式进行组织。存储周期T=200ns,数据总线宽度为32位,总线传输周期为T1=50ns。若连续读出4个字,问顺
26、序存储器和交叉存储器的带宽各是多少(单位:MB/s)?难度:中答:顺序和交叉存储器连续读出4个字的信息总量是:q=4*4=16B,时间:t1=4*200=800ns,t2=T+(m-1)T2=200+150=350ns,带宽分别为:W1=q/t1=16/(800*10-9)=20MB/s,W2=q/t2=16/(350*10-9)=45.7MB/s。3、设有8个模块组成的八体存储器结构,每个模块的存取周期为400ns,存储字长为32位,数据总线宽度为32位,总线传输周期为50ns。若连续读出8个字,问顺序存储器和交叉存储器的带宽各是多少(单位:Mb/s)?答:八体存储器总的信息量为:32b*8
27、=256b,顺序和交叉存储器连续读出8个字的时间为:400ns*8=3200ns,400ns+(8-1)*50=750ns,故带宽分别为:256/3200ns=80Mb/s,256/750ns=341Mb/s。 难度:中七、综合题 (知识点:存储器与CPU连接) 难度:难 1、设CPU共有16根地址线,8根数据线,并用作访存控制信号(低电平有效),用作读写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K4位RAM,4K8位RAM,8K8位RAM,2K8位ROM,4K8位ROM,8K8位ROM,以及74LS138译码器和各种门电路。画出CPU与存储器连接图,要求:(1)主存地址空间分配
28、:8000H87FFH为系统程序区;8800H8BFFH为用户程序区。(2)合理选用上述存储芯片,说明各选几片?(3)详细画出存储芯片的片选逻辑。答:(1)根据题目的地址范围写出相应的二进制地址码。A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0所选芯片10000000000000002K*8 ROM100001111111111110001000000000002片1K*4 RAM1000101111111111CBA(2)根据地址范围的容量以及该范围在计算机系统中的作用,选择存储芯片。所选芯片情况在表中。(3)分配CPU的地址线。分配具体情况见图。(4)片选信号
29、的形成。片选信号的连接见图。 2、设CPU共有16根地址线,8根数据线,并用作访存控制信号(低电平有效),用作读写控制信号(高电平为读,低电平为写)。现有74LS1138译码器和各种门电路,画出CPU与存储器连接图,要求:(1)主存地址空间分配:系统程序区的起始地址为8000H,存储芯片采用1片2K8位ROM;用户程序区的起始地址为8800H,存储芯片采用2片1K4位RAM。(2)详细画出存储芯片的片选逻辑。 难度:难答:(1)根据题目的地址范围写出相应的二进制地址码。A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0所选芯片10000000000000002K*8
30、ROM100001111111111110001000000000002片1K*4 RAM1000101111111111CBA(2)分配CPU的地址线。分配具体情况见图。(3)片选信号的形成。片选信号的连接见图。3、设CPU有16根地址线,8根数据线,并用作访存控制信号(低电平有效),用作读/写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K4位RAM;4K8位RAM;8K8位RAM;2K8位ROM;4K8位ROM;8K8位ROM及74LS138译码器和各种门电路。画出CPU与存储器的连接图,要求:(1)主存地址空间分配:6000H67FFH为系统程序区;6800H6BFFH为用户
31、程序区。(2)合理选用上述存储芯片,说明各选几片?(3)详细画出存储芯片的片选逻辑图。 难度:中答:(1) 根据题目的地址范围写出相应的二进制地址码。A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0所选芯片01100000000000002K*8 ROM011001111111111101101000000000002片1K*4 RAM0110101111111111CBA(2)根据地址范围的容量以及该范围在计算机系统中的作用,选择存储芯片。所选芯片情况在表中。(3)分配CPU的地址线。分配具体情况见图。(4)片选信号的形成。片选信号的连接见图。4、设CPU有16根
32、地址线,8根数据线,并用作访存控制信号(低电平有效),用作读/写控制信号(高电平为读,低电平为写)。现有74LS138译码器和各种门电路。画出CPU与存储器的连接图,要求:(1)主存地址空间分配:系统程序区的起始地址为6000H,存储芯片采用1片2K8位ROM;用户程序区的起始地址为6800H,存储芯片采用2片1K4位RAM。(2)详细画出存储芯片的片选逻辑图。难度:中答:(1)根据题目的地址范围写出相应的二进制地址码。A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0所选芯片01100000000000002K*8 ROM0110011111111111011010
33、00000000002片1K*4 RAM0110101111111111CBA(2)分配CPU的地址线。分配具体情况见图。(3)片选信号的形成。片选信号的连接见图。 5、设CPU有16根地址线,8根数据线,并用作访存控制信号(低电平有效),用作读/写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K4位RAM;4K8位RAM;8K8位RAM;2K8位ROM;4K8位ROM;8K8位ROM及74LS138译码器和各种门电路。画出CPU与存储器的连接图,要求:(1)主存地址空间分配:最小8K地址为系统程序区,与其相邻的16K地址为用户程序区,最大4K地址空间为系统程序工作区。(2)合理选用
34、上述存储芯片,说明各选几片?(3)详细画出存储芯片的片选逻辑图。答:(1)根据题目的地址范围写出相应的二进制地址码。A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0所选芯片00000000000000008K*8 ROM000111111111111100100000000000002片8K*8 RAM010111111111111111100000000000004K*8 ROM1111111111111111CBA(2)根据地址范围的容量以及该范围在计算机系统中的作用,选择存储芯片。所选芯片情况在表中。(3)分配CPU的地址线。分配具体情况见图。(4)片选信号的
35、形成。片选信号的连接见图。6、设CPU有16根地址线,8根数据线,并用作访存控制信号(低电平有效),用作读/写控制信号(高电平为读,低电平为写)。现有74LS138译码器和各种门电路。画出CPU与存储器的连接图,要求(1)主存地址空间分配:最小8K地址为系统程序区,所选芯片为8K8位ROM,与其相邻的16K地址为用户程序区,所选芯片为2片8K8位RAM,最大4K地址空间为系统程序工作区,所选芯片为4K8位ROM。(2)详细画出存储芯片的片选逻辑图。答:(1)根据题目的地址范围写出相应的二进制地址码。A15A14A13A12A11A10A9A8A7A6A5A4A3A2A1A0所选芯片000000
36、00000000008K*8 ROM000111111111111100100000000000002片8K*8 RAM010111111111111111100000000000004K*8 ROM1111111111111111CBA(2)分配CPU的地址线。分配具体情况见图。(3)片选信号的形成。片选信号的连接见图。7、假设主存容量为512K16位,Cache容量为409616位,块长为4个16位的字,访存地址为字地址。(1)在直接映射方式下,设计主存的地址格式?(2)在全相联映射方式下,设计主存的地址格式?(3)在两路组相联映射方式下,设计主存的地址格式?(4)若主存容量为512K32位,块长不变,在四路组相联映射方式下,设计主存的地址格式?难度:难(知识点:高速缓冲存储器)#答:(1)根据Cache的容量为4096,得Cache的地址为12位。根据块长
版权声明:以上文章中所选用的图片及文字来源于网络以及用户投稿,由于未联系到知识产权人或未发现有关知识产权的登记,如有知识产权人并不愿意我们使用,如有侵权请立即联系:2622162128@qq.com ,我们立即下架或删除。
Copyright© 2022-2024 www.wodocx.com ,All Rights Reserved |陕ICP备19002583号-1
陕公网安备 61072602000132号 违法和不良信息举报:0916-4228922